3 bit switch tail ring counter
페이지 정보
작성일 22-12-31 00:35본문
Download : 3 bit switch tail ring counter.hwp
논리회로 책에 나와있는 D플립플롭의 설계도 (6개의 NAND Gate로
구성한)를 참고하여 회로를 설계 하였으나, 입력의 3번째 NAND Gate의 CLK을
포함한 3개의 입력을 줄 수 없었다. 74LS00은 칩 하나에 4개의 NAND Gate를 가지고 있으며
이는 D플립플롭이 6개의 NAND Gate 회로로 만들어 질수 있는 것에 착안을 하
였다. D플립플롭을 구하는 곳을 모르는 상태였기 때문에 NAND 회로로 구성을
해보았다. (74LS00은 2개의 입력을 가진 4개의 NAND
Gate를 가지고 있다아) 그래서 CLK을 두 번째의 NAND Gate에만 인가하고 6개의
74LS00을 직렬로 배치한 후 Power Supply에 전압을 인가하였지…(省略)
3bitswitchtailringcounter(97) , 3 bit switch tail ring counter공학기술레포트 ,
,공학기술,레포트
3bitswitchtailringcounter(97)
설명
Download : 3 bit switch tail ring counter.hwp( 19 )
다.
순서





레포트/공학기술
3 bit switch tail ring counter
1) Ring Counter의 定義(정의)
2) NAND Gate로의 실제 회로 구성
3) D플립플롭으로의 실제 회로 구성
4) 검토 및 토의
5) 참고 문헌
2) NAND Gate로의 실제 회로 구성
- 사용 부품 및 기기 : Power Supply(Vcc=5V와 GND를 포함), Bread Board
NAND Gate(74LS00, 6개)
- 과정 : 실제 NAND Gate를 Bread Board에 인가한 후 3 bit switch ring counter를 설계
하는 과정에서 3개의 D플립플롭 중, D플립 플롭 한개당 2개의 NAND Gate를 사
용하여 설계를 했다.